-
61 цикл выборки
цикл выборки
—
[Е.С.Алексеев, А.А.Мячев. Англо-русский толковый словарь по системотехнике ЭВМ. Москва 1993]Тематики
EN
Русско-английский словарь нормативно-технической терминологии > цикл выборки
-
62 разряд защиты от выборки
цикл вызова; цикл выборки — fetch cycle
время вызова; время выборки — fetch time
Русско-английский большой базовый словарь > разряд защиты от выборки
-
63 цикл выборки
fetch cycle, access cycleРусско-английский словарь по вычислительной технике и программированию > цикл выборки
-
64 цикл выборки
1. access cycle2. fetch cycleцикл вызова; цикл выборки — fetch cycle
время вызова; время выборки — fetch time
цикл выборки; цикл обращения — access cycle
-
65 время выборки
1. access time2. fetch timeцикл вызова; цикл выборки — fetch cycle
время вызова; время выборки — fetch time
Русско-английский словарь по информационным технологиям > время выборки
-
66 цикл выборки
1) Engineering: access cycle2) Information technology: fetch cycle3) Programming: (команды) fetch cycle (первая стадия обработки машинной команды процессором - извлечение команды из кэш-памяти или из ОЗУ в регистр команд (instruction register) и подготовка её к декодированию)4) Automation: access cycle (данных из ЗУ) -
67 время выборки
1. access timeдистанционная выборка; дистанционный доступ — remote access
немедленная выборка; немедленный доступ — immediate access
произвольная выборка; произвольный доступ — random access
механизм выборки; механизм доступа — access mechanism
2. fetch timeвремя вызова; время выборки — fetch time
цикл вызова; цикл выборки — fetch cycle
-
68 цикл выборки
Большой англо-русский и русско-английский словарь > цикл выборки
-
69 цикл выборки
access cycle, fetch cycle вчт. -
70 цикл выборки (команды)
Programming: fetch cycle (первая стадия обработки машинной команды процессором - извлечение команды из кэш-памяти или из ОЗУ в регистр команд (instruction register) и подготовка её к декодированию)Универсальный русско-английский словарь > цикл выборки (команды)
-
71 цикл вызова
Information technology: fetch cycle -
72 Abrufzyklus
m < edv> ■ fetch cycle -
73 Befehlsabrufzyklus
m < edv> ■ instruction fetch cycle -
74 цикл выборки
( команды) fetch cycle вчт. -
75 цикл выборки
( команды) fetch cycle вчт.Русско-английский словарь по радиоэлектронике > цикл выборки
-
76 Abrufzyklus
(eines Befehls) f.fetch cycle n. -
77 Abrufzyklus
Deutsch-Englisch Wörterbuch der Elektrotechnik und Elektronik > Abrufzyklus
-
78 Befehlscodezyklus
Befehlscodezyklus m fetch cycleDeutsch-Englisch Wörterbuch der Elektrotechnik und Elektronik > Befehlscodezyklus
-
79 instruction decoder
блок устройства управления ( control unit) центрального процессора, выделяющий код операции и операнды команды, а затем вызывающий микропрограмму, исполняющую данную командуАнгло-русский толковый словарь терминов и сокращений по ВТ, Интернету и программированию. > instruction decoder
-
80 instruction register
= IRвнутренний регистр ( internal register) микропроцессора, содержащий исполняемую в текущий момент (или следующую) команду, т. е. команду, адресуемую счётчиком команд (PC). С применением в процессорах конвейерной обработки команд схема их выборки заметно усложниласьАнгло-русский толковый словарь терминов и сокращений по ВТ, Интернету и программированию. > instruction register
См. также в других словарях:
Instruction cycle — An instruction cycle (sometimes called fetch and execute cycle, fetch decode execute cycle, or FDX) is the basic operation cycle of a computer. It is the process by which a computer retrieves a program instruction from its memory, determines what … Wikipedia
Branch predictor — In computer architecture, a branch predictor is the part of a processor that determines whether a conditional branch in the instruction flow of a program is likely to be taken or not. This is called branch prediction. Branch predictors are… … Wikipedia
Cycles per instruction — In computer architecture, cycles per instruction (aka clock cycles per instruction, clocks per instruction, or CPI) is a term used to describe one aspect of a processor s performance: the number of clock cycles that happen when an instruction is… … Wikipedia
Cycles Per Instruction — In computer architecture, Cycles per instruction (clock cycles per instruction or clocks per instruction or CPI) is a term used to describe one aspect of a processor s performance: the number of clock cycles that happen when an instruction is… … Wikipedia
PowerPC 600 — The PowerPC 600 family was the first family of PowerPC processors built. They were designed at the Somerset facility in Austin, Texas, jointly funded and staffed by engineers from IBM and Motorola as a part of the AIM alliance. Somerset was… … Wikipedia
цикл выборки — — [Е.С.Алексеев, А.А.Мячев. Англо русский толковый словарь по системотехнике ЭВМ. Москва 1993] Тематики информационные технологии в целом EN fetch cycle … Справочник технического переводчика
Classic RISC pipeline — In the history of computer hardware, some early reduced instruction set computer central processing units (RISC CPUs) used a very similar architectural solution, now called a classic RISC pipeline. Those CPUs were: MIPS, SPARC, Motorola 88000,… … Wikipedia
CPU cache — Cache memory redirects here. For the general use, see cache. A CPU cache is a cache used by the central processing unit of a computer to reduce the average time to access memory. The cache is a smaller, faster memory which stores copies of the… … Wikipedia
Instruction pipeline — Pipelining redirects here. For HTTP pipelining, see HTTP pipelining. Basic five stage pipeline in a RISC machine (IF = Instruction Fetch, ID = Instruction Decode, EX = Execute, MEM = Memory access, WB = Register write back). In the fourth clock… … Wikipedia
R800 — The R800 is the central processing unit used in the MSX Turbo R home computer. The R800 was designed by the ASCII company of Japan, and the goals were to have the fastest CPU possible, while maintaining compatibility with old MSX Zilog Z80 based… … Wikipedia
Joel McCormack — is the designer of the NCR Corporation version of the p code machine which is a kind of Stack machine popular in the 1970s as the preferred way to implement new computing architectures and languages such as Pascal and BCPL. The NCR design shares… … Wikipedia